Information

Architecture de la puce mémoire SDRAM

Architecture de la puce mémoire SDRAM


We are searching data for your request:

Forums and discussions:
Manuals and reference books:
Data from registers:
Wait the end of the search in all databases.
Upon completion, a link will appear to access the found materials.


Lors de l'utilisation de la SDRAM, il est souvent utile d'avoir une compréhension de base de l'architecture de la puce SDRAM. Cela donne des informations supplémentaires sur le fonctionnement de la puce SDRAM.

L'architecture SDRAM a également un impact considérable sur la conception du circuit intégré lui-même. Des aspects tels que le positionnement physique des zones pour les cellules de mémoire elles-mêmes ainsi que celui des circuits de commande sont d'une grande importance.

Architecture SDRAM de base

L'architecture de la puce SDRAM est organisée avec les cellules de mémoire organisées en un tableau bidimensionnel de lignes et de colonnes.

Pour adresser une cellule de mémoire particulière dans la SDRAM globale, il faut d'abord adresser la ligne requise, puis la colonne spécifique. Cela sélectionne la colonne dans la ligne. Cela isole les éléments de stockage de données à lire ou à écrire.

Une ligne SDRAM est appelée une page. Une fois la ligne ouverte, il est possible d'adresser plusieurs adresses de colonnes sur la ligne. L'utilisation de cette technique améliore la vitesse d'accès à la mémoire, réduisant la latence car l'adresse de ligne n'a pas à être renvoyée et configurée. Chaque fois que la ligne est ouverte, cela prend naturellement du temps.

En conséquence, l'adresse de ligne est considérée comme les éléments de bits d'adresse d'ordre supérieur et la colonne comme les éléments inférieurs.

Les éléments de ligne et de colonne sont envoyés séparément pour diverses raisons, notamment l'adressage successif des éléments de colonne une fois qu'une ligne est ouverte. En conséquence, les adresses de ligne et de colonne sont multiplexées sur les mêmes lignes - cela réduit considérablement le nombre de broches du package, et cela a un impact majeur sur le coût global de la puce, car un élément majeur du coût de la puce est son package.

Il convient de noter, cependant, que la taille de l'adresse de ligne est normalement plus grande que l'adresse de colonne car la puissance de la puce n'est pas liée au nombre de colonnes, mais le nombre de lignes a un impact sur ce chiffre.

Architecture de la puce SDRAM

L'architecture de circuit de la puce SDRAM est un aspect de l'architecture SDRAM. Il y a aussi les aspects de l'architecture de la puce.

L'architecture réelle de la puce SDRAM variera en fonction du fabricant et dépendra également dans une certaine mesure de la taille de la SDRAM.

L'architecture SDRAM peut être divisée en deux zones principales:

  • Tableau: Cet élément de l'architecture SDRAM est la zone de la puce où les cellules mémoire sont implémentées. Il est normalement divisé en un certain nombre de banques, qui à leur tour sont divisées en zones plus petites appelées segments.
  • Périphérie: Il s'agit de la zone de la puce où se trouvent les circuits de commande et d'adressage ainsi que des éléments tels que des pilotes de ligne et des amplificateurs de détection. La périphérie de la puce sépare souvent les banques et les segments de matrice les uns des autres.

En regardant les zones relatives occupées par le réseau et la périphérie, il est possible de déterminer un chiffre de mérite pour la proportion de la zone totale occupée par la mémoire réelle. Ceci est souvent appelé le réseau ou l'efficacité de la cellule car le but de la puce est de fournir de la mémoire - la périphérie, bien qu'importante, n'augmente pas la taille de la mémoire.

L'efficacité du réseau ou de la cellule de la puce est normalement exprimée en pourcentage:

Rendement de la matrice / cellule (%)=Zone de matriceZone de puce globale100

Comme la périphérie ne contribue pas à la quantité réelle de mémoire à bord, les entreprises s'efforcent d'augmenter l'efficacité de la matrice. Les chiffres sont généralement de l'ordre de 60 à 70%.

Bien que l'architecture réelle de la puce SDRAM varie d'un fabricant à l'autre, la conception de l'architecture présente plusieurs aspects communs. Savoir comment la puce SDRAM est organisée permet de comprendre un peu plus son fonctionnement.


Voir la vidéo: carte mere explication بالدارجة المغربية (Juillet 2022).


Commentaires:

  1. Weorth

    Ça ne me convient pas. Peut-être y a-t-il plus d'options?

  2. Roch

    Je saurai, merci beaucoup pour l'information.

  3. Gifre

    Je suis d'accord, c'est une drôle de phrase.

  4. Nikonris

    Ce n'est pas vrai.

  5. Kell

    Et que ferions-nous sans votre très bonne idée

  6. Tur

    Je peux te demander?

  7. Tozahn

    Diriger!



Écrire un message